Diseñar sistemas de comunicación digital utilizando plataformas como radios definidas por software (SDRs) y FPGAs.
Realizar modelado funcional de algoritmos de procesamiento digital de señales (DSP) y su implementación en RTL (Verilog/VHDL) o lenguajes de alto nivel (C/C++).
Apoyar el desarrollo y mejora de plataformas de radio personalizadas adaptadas para aplicaciones espaciales.
Requisitos:
1. Más de 8 años de experiencia desarrollando algoritmos de procesamiento de señales para sistemas de comunicación utilizando Python, C/C++ o Matlab, con experiencia en técnicas de diseño tanto en punto flotante como en punto fijo.
2. Experiencia en la migración de algoritmos modelados a implementaciones en FPGAs o marcos de trabajo de SDR.
3. Conocimiento de conceptos de RF, como AGC, figura de ruido, amplificadores de potencia, ruido de fase, PLL, osciladores y mezcladores.
4. Licenciatura o Maestría en Telecomunicaciones.
Deseable, no obligatorio:
1. Experiencia con marcos de trabajo de radios definidas por software (SDR), como GNU Radio.
2. Experiencia con FPGAs de la serie Xilinx Zynq o Xilinx Zynq UltraScale+, AD9361 de Analog Devices y otros conjuntos de chips de RF comunes.
3. Alguna experiencia con Python u otros lenguajes de scripting es deseable.
4. Conocimiento de teoría de codificación y técnicas, como LDPC y códigos Turbo.
5. Buen nivel de inglés (nivel B1 o superior).
#J-18808-Ljbffr